उत्पाद विवरण:
|
|
उत्पत्ति के प्लेस: | मूल |
---|---|
ब्रांड नाम: | original |
प्रमाणन: | ISO9001:2015standard |
मॉडल संख्या: | MPC852TVR50A |
भुगतान & नौवहन नियमों:
|
|
न्यूनतम आदेश मात्रा: | 10PCS |
मूल्य: | Contact us to win best offer |
पैकेजिंग विवरण: | मानक |
प्रसव के समय: | 1-3 कार्यदिवस |
भुगतान शर्तें: | एल/सी, टी/टी, वेस्टर्न यूनियन, पेपैल |
आपूर्ति की क्षमता: | 10000 पीसी / माह |
विस्तार जानकारी |
|||
बढ़ते शैली: | एसएमडी/एसएमटी | पैकेज / केस: | पीबीजीए-256 |
---|---|---|---|
कोर की संख्या: | 1 कोर | पैकेजिंग: | ट्रे |
प्रोसेसर सीरीज: | पावरक्विक | ||
हाई लाइट: | MPC852TVR50A माइक्रोप्रोसेसर MPU,PBGA-256 माइक्रोप्रोसेसर MPU,UART माइक्रोप्रोसेसर MPU |
उत्पाद विवरण
MPC852TVR50A उच्च गुणवत्ता वाले माइक्रोप्रोसेसर MPU ईथरनेट 50 MHz ईथरनेट I2C SPI UART USB
विशेषताएँ
निम्नलिखित सूची प्रमुख MPC852T विशेषताओं का सार प्रस्तुत करती है:
• 100 मेगाहर्ट्ज तक एम्बेडेड MPC8xx कोर
• बाहरी बस का अधिकतम आवृत्ति संचालन 66 मेगाहर्ट्ज है
— 100MHz/80MHz कोर फ़्रीक्वेंसी केवल 2:1 मोड का समर्थन करती है
— 50 मेगाहर्ट्ज/66 मेगाहर्ट्ज कोर आवृत्तियां 1:1 और 2:1 दोनों मोड का समर्थन करती हैं
• सिंगल-इश्यू, 32-बिट कोर (पॉवरपीसी आर्किटेक्चर परिभाषा के साथ संगत) 32, 32-बिट सामान्य प्रयोजन रजिस्टर (जीपीआर) के साथ
- कोर सशर्त निष्पादन के बिना सशर्त प्रीफेच के साथ शाखा भविष्यवाणी करता है
— 4-Kbyte डेटा कैश और 4-Kbyte निर्देश कैश
- 4-Kbyte निर्देश कैश 128 सेट के साथ दो-तरफ़ा, सेट-एसोसिएटिव है
- 4-Kbyte डेटा कैश 128 सेट के साथ दो-तरफ़ा, सेट-एसोसिएटिव है
- निर्देश और डेटा कैश दोनों के लिए कैश सुसंगतता 128-बिट (4-शब्द) कैश ब्लॉक पर बनाए रखा जाता है
- कैश को भौतिक रूप से संबोधित किया जाता है, कम से कम हाल ही में उपयोग किए गए (एलआरयू) प्रतिस्थापन एल्गोरिदम को लागू करते हैं, और कैश ब्लॉक आधार पर लॉक करने योग्य होते हैं
— 32-प्रविष्टि टीएलबी के साथ एमएमयू, पूरी तरह से सहयोगी निर्देश और डेटा टीएलबी
— MMU 4, 16 और 512 Kbytes, और 8 Mbytes के अनेक पृष्ठ आकारों का समर्थन करते हैं;16 आभासी पता स्थान और 16 सुरक्षा समूह
• 32-बिट डेटा बस तक (8, 16 और 32 बिट्स के लिए गतिशील बस आकार)
• 32 पता पंक्तियाँ
• मेमोरी कंट्रोलर (आठ बैंक)
- पूर्ण गतिशील रैम (DRAM) नियंत्रक शामिल है
— प्रत्येक बैंक DRAM बैंक का समर्थन करने के लिए एक चिप चयन या RAS हो सकता है
— प्रति मेमोरी बैंक प्रोग्राम करने योग्य 30 प्रतीक्षा राज्यों तक
- DRAM, SIMMS, SRAM, EPROMs, फ्लैश EPROM और अन्य मेमोरी डिवाइस के लिए ग्लूलेस इंटरफ़ेस
- अधिकांश आकार और गति मेमोरी इंटरफेस का समर्थन करने के लिए प्रोग्राम योग्य डीआरएएम नियंत्रक
— चार सीएएस लाइनें, चार डब्ल्यूई लाइनें, एक ओई लाइन
- रीसेट पर उपलब्ध बूट चिप-चयन (8-8, 16-, या 32-बिट मेमोरी के विकल्प)
- परिवर्तनीय ब्लॉक आकार (32 Kbyte-256 Mbyte)
- चयन योग्य लेखन सुरक्षा
— ऑन-चिप बस मध्यस्थता तर्क
• फास्ट ईथरनेट कंट्रोलर (एफईसी)
• सामान्य प्रयोजन के टाइमर
- दो 16-बिट टाइमर या एक 32-बिट टाइमर
- गेट मोड गिनती को सक्षम / अक्षम कर सकता है
- इंटरप्ट को रेफरेंस मैच और इवेंट कैप्चर पर मास्क किया जा सकता है
• सिस्टम इंटीग्रेशन यूनिट (SIU)
— बस मॉनिटर
— सॉफ्टवेयर वॉचडॉग
उत्पाद श्रेणी: | माइक्रोप्रोसेसर - एमपीयू |
एसएमडी/एसएमटी | |
पीबीजीए-256 | |
एमपीसी852टी | |
पावरपीसी | |
1 कोर | |
32 बिट | |
50 मेगाहर्ट्ज | |
4 केबी | |
4 केबी | |
1.8 वी | |
0 सी | |
+ 95 सी | |
ट्रे | |
डेटा रैम आकार: | 8 केबी |
आई / ओ वोल्टेज: | 3.3 वी |
इंटरफ़ेस प्रकार: | ईथरनेट, I2C, SPI, UART, USB |
मेमोरी प्रकार: | L1 कैश |
नमी संवेदनशील: | हाँ |
टाइमर/काउंटरों की संख्या: | 2 टाइमर |
प्रोसेसर श्रृंखला: | पावरक्विक |
उत्पाद प्रकार: | माइक्रोप्रोसेसर - एमपीयू |
300 | |
उपश्रेणी: | माइक्रोप्रोसेसर - एमपीयू |
वॉचडॉग टाइमर: | निगरानी घड़ी |
भाग # उपनाम: | 935313682557 |
इकाई का वज़न: | 0.058659 आउंस |
अपना संदेश दर्ज करें